Desde Exceltic, buscamos un/una FPGA Design and Verification Engineer con +4 años de experiencia, para participar en el desarrollo de un proyecto RF para la detección de materia oscura basada en resonadores de tipo KID.Â
Descripción
Acerca de nosotros…
Somos una empresa de ingenierÃa y consultorÃa tecnológica. Desarrollamos nuestra actividad en distintos sectores (Ferroviario, Aeronáutico, Espacio, Defensa, EnergÃa, Automoción, Industria, TecnologÃas de la Información y Telecomunicaciones). Proporcionamos servicios de desarrollo de proyectos, auditorÃa técnica y formación especializada.
A dÃa de hoy contamos con una sólida cartera de clientes multinacionales en los distintos sectores y una de las ofertas más completas del mercado. Somos más de 500 personas con oficinas en Madrid, Barcelona y Bilbao y proyectos en los cinco continentes.
¡Únete a nuestro equipo! ✨
Funciones
- Diseño RTL y VHDL/Verilog.
- Implementar simulaciones RTL y diseños de IPs para la verificación funcional a nivel de sistema de nuestros diseños basados/implementables en una FPGA.
- Desarrollar sistemas de pruebas y planes de verificación detallados, demostrando las principales estrategias para el proceso de verificación con cobertura, milestones y deadlines bien definidos.
- Demostrar capacidad de proporcionar una documentación organizada y detallada que conduzca a estrategias eficaces para su solución.
- Desarrollo de agentes sintetizables para fines de verificación.
- Puesta en marcha y depuración de prototipos.
- Seguimiento de errores de hardware y verificación funcional.
Se ofrece
1.Posición estable.
2.Contrato indefinido.
3.Plan de retribución flexible (seguro médico, ticket transporte, restaurante y guarderÃa).
4.Plan de formación.
Requisitos
- Conocimientos sólidos de VHDL/Verilog, Xilinx Vivado y SDK/Vitis.
- Conocimientos de simuladores lógicos digitales como ModelSim/Questa/Xcelium.
- Desarrollo de código en C/C++, Python para el desarrollo de sistemas/soluciones embebidos/as.
- Experiencia en diseño con FPGAs de Xilinx y en diseño RTL para diseños de alta velocidad o con múltiples dominios de reloj.
- Experiencia en modelado con C/C++ para la verificación de diseño.
- Experiencia en diseño RTL para la descripción de HW, y circuitos que se implementarÃan.
- Experiencia en el desarrollo y establecimiento de metodologÃas de verificación (DV).
- Experiencia en la configuración y mantenimiento de la infraestructura de hardware necesaria para sistemas de verificación.
- Experiencia práctica en la verificación de sistemas basados en AXI y protocolo de comunicación Ethernet.
- Conocimiento de fundamentos de RF (frecuencia, fase, modulación en cuadratura (I/Q), SNR, FFT, etc.) y DSP.
- Experiencia con metodologÃas y herramientas de verificación, como simuladores, visores de formas de onda, automatización de construcción/ejecución, coverage y simulaciones.
- Experiencia en el desarrollo de bancos de pruebas escalables y portátiles.
- Experiencia en depuración de FPGA con analizadores lógicos y osciloscopios.
- Capacidad para desarrollar bancos de pruebas basados en VHDL.
- Se valorarán conocimientos de metodologÃa UVM.
- Se valorarán conocimientos de herramientas para la gestión de repositorios tipo Git.