Des d'Exceltic, busquem un/una FPGA Design and Verification Engineer amb +4 anys d'experiència, per participar en el desenvolupament d'un projecte RF per a la detecció de matèria fosca basada en ressonadors de tipus KID.Â
Descripció
Sobre nosaltres...
Som una empresa d'enginyeria i consultoria tecnològica. Desenvolupem la nostra activitat en diferents sectors (Ferroviari, Aeronà utic, Espai, Defensa, Energia, Automoció, Indústria, Tecnologies de la Informació i Telecomunicacions). Proporcionem serveis de desenvolupament de projectes, auditoria tècnica i formació especialitzada.
A dia d'avui comptem amb una sòlida cartera de clients multinacionals en els diferents sectors i una de les ofertes més completes del mercat. Som més de 500 persones amb oficines a Madrid, Barcelona i Bilbao i projectes als cinc continents.
Únete al nostre equip! ✨
Funcions
- Disseny RTL i VHDL/Verilog.
- Implementar simulacions RTL i dissenys d'IPs per a la verificació funcional a nivell de sistema dels nostres dissenys basats/implementables en una FPGA.
- Desenvolupar sistemes de proves i plans de verificació detallats, demostrant les principals estratègies per al procés de verificació amb cobertura, milers i deadlines ben definits.
- Demostrar capacitat de proporcionar una documentació organitzada i detallada que condueixi a estratègies eficaces per a la seva solució.
- Desenvolupament d' agents sintetitzables per a fins de verificació.
- Posada en marxa i depuració de prototips.
- Seguiment d' errors de maquinari i verificació funcional.
S'ofereix
1.Posició estable.
2.Contracte indefinit.
3.Pla de retribució flexible (assegurança mèdica, tiquet transport, restaurant i guarderia).
4.Pla de formació.
Requisits
- Coneixements sòlids de VHDL/Verilog, Xilinx Vivado i SDK/Vitis.
- Coneixements de simuladors lògics digitals com ModelSim/Questa/Xcelium.
- Desenvolupament de codi en C/C++, Python per al desenvolupament de sistemes/solucions embeguts/es.
- Experiència en disseny amb FPGAs de Xilinx i en disseny RTL per a dissenys d' alta velocitat o amb múltiples dominis de rellotge.
- Experiència en modelatge amb C/C++ per a la verificació de disseny.
- Experiència en disseny RTL per a la descripció de HW, i circuits que s'implementarien.
- Experiència en el desenvolupament i establiment de metodologies de verificació (DV).
- Experiència en la configuració i manteniment de la infraestructura de maquinari necessà ria per a sistemes de verificació.
- Experiència prà ctica en la verificació de sistemes basats en AXI i protocol de comunicació Ethernet.
- Coneixement de fonaments de RF (freqüència, fase, modulació en quadratura (I/Q), SNR, FFT, etc.) i DSP.
- Experiència amb metodologies i eines de verificació, com simuladors, visors de formes d'ona, automatització de construcció/execució, coverage i simulacions.
- Experiència en el desenvolupament de bancs de proves escalables i portà tils.
- Experiència en depuració de FPGA amb analitzadors lògics i oscil·loscopis.
- Capacitat per desenvolupar bancs de proves basats en VHDL.
- Es valoraran coneixements de metodologia UVM.
- Es valoraran coneixements d'eines per a la gestió de repositoris tipus Git.